(图片大小可自由调整)
2025年大学试题(计算机科学)-计算机体系结构考试近5年真题集锦(频考类试题)带答案
第I卷
一.参考题库(共80题)
1.从主存的角度讲,减少cache失效开销的方法是什么?
2.目前计算机中常用的数据不包含哪种类型?()
A、用户定义的数据
B、复合数据
C、系统数据
D、指令数据
3.消除流水线瓶颈的方法有()和()两种。
4.解释执行比翻译执行花的时间多,但存储空间占用较少。
5.指令内部的并行属于()粒度并行。
6.多处理的操作系统有()两类。
A、主从型
B、各自独立型
C、各自独立型和浮动型
D、浮动型
7.在指令集格式的设计时,通常可选择哪几种指令格式?
8.数组多路通道宜于连接多台()速设备,通道“数据宽度”为()。
9.CRAY-1的流水线是()。
A、多条单功能流水线
B、一条单功能流水线
C、多条多功能流水线
D、一条多功能流水线
10.经典体系结构的定义是什么?
11.采用多处理机的一致性机制实现旋转锁有什么好处?
12.在指令集结构的功能设计中,所有的指令集一般都会对()、()和控制类型的操作提供指令。
13.cache是一种()存储器,是为了解决CPU和主存之间()不匹配而采用的一项重要的硬件技术,现发展为()体系,()分设体系。
14.与全相连映象相比,组相连映象的优点是()。
A、目录表小
B、块冲突概率低
C、命中率高
D、主存利用率高
15.指令系统是表征一台计算机性能的重要因素,它的()和()不仅直接影响到机器硬件结构,而且也影响到()。
16.什么是流水线技术?
17.以IEEE754单精度浮点数格式表示下列十进制数。+1.75,+19,–1/8,258
18.软硬功能分配时,提高软件功能的比例会提高系统灵活性,也会提高解题速度。
19.数据相关有三种,分别是()、()和()。
20.虚拟存储器页调度采用LRU算法的缺点之一是使CPU时钟频率下降。
21.对于改变控制流的指令来说,除了要指出控制流改变的()之外,还必须明确指出控制流改变的目标地址。
22.设有一个具有20位地址和32位字长的存储器,问:(1)该存储器能存储多少个字节的信息?(2)如果存储器由512×8位SRAM芯片组成,需要多少片?(3)需要多少位地址作芯片选择?
23.假定一个虚拟存储系统的虚拟地址为40位,物理地址为36位,页大小为16KB,按字节编址。若页表中有有效位、存储保护位、修改位、使用位,共占4位,磁盘地址不在页表中,则该存储系统中每个进程的页表大小为多少?如果按计算出来的实际大小构建页表,则会出现什么问题?
24.存储器层次结构设计技术的基本依据是程序()。
25.动态存储器的刷新是按()(填行或列)进行;若存储单体的容量为64K,采用双译码且地址线平均送到两个译码器中,则刷新地址计数器的模为()。
26.根据当前的计算机应用市场的现状和价格特征,人们通常把计算机分为()、桌面系统和()三大领域
27.同步消息传递机制中,处理器一个请求发出后一直要等到收到应答结果才能继续运行。
28.自动磁带库有什么优缺点?
29.已知某机主存空间大小为64KB,按字节编址。要求: (1)若用1K×4位的SRAM芯片构成该主存储器,需要多少个芯片? (2)主存地址共多少位?几位用于选片?几位用于片内选址? (3)画出该存储器的逻辑框图。
30.浮点数的精确度由阶码的位数决定
31.在CISC结构的指令系统中,各种指令的使用频率相差悬殊,()的指令只在()的时间才会用到。
32.影响虚拟存储器命中率的因素有哪些?它们是如何影响的?
33.系列机软件兼容必须做到向()兼容,尽可能争取向()兼容。
34.从执行程序的角度看,并行性等级可以分为()、()、()和作业或程序级并行。
35.假定一个程序重复完成将磁盘上一个4KB的数据块读出,进行相应处理后,写回到磁盘的另外一个数据区。各数据块内信息在磁盘上连续存放,并随机地位于磁盘的一个磁道上。磁盘转速为7200RPM,平均寻道时间为10ms,磁盘最大数据传输率为40MBps,磁盘控制器的开销为2ms,没有其他程序使用磁盘和处理器,并且磁盘读写操作和磁盘数据的处理时间不重叠。若程序对磁盘数据的处理需要20000个时钟周期,处理器时钟频率为500MHz,则该程序完成一次数据块“读出-处理-写回”操作所需的时间为多少?每秒钟可以完成多少次这样的数据块操作?
36.下图给出了某CPU内部结构的一部分,M