(有些题答案错了)自我检测题
1、组合逻辑电路任何时刻得输出信号,与该时刻得输入信号有关,与以前得输入信号无关。
2、在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉冲得现象称为竞争冒险。
3、8线—3线优先编码器74LS148得优先编码顺序就就是、、、…、,输出为。输入输出均为低电平有效。当输入…为时,输出为010。
4、3线—8线译码器74HC138处于译码状态时,当输入A2A1A0=001时,输出=。
5、实现将公共数据上得数字信号按要求分配到不同电路中去得电路叫数据分配器。
6、根据需要选择一路信号送到公共数据线上得电路叫数据选择器。
7、一位数值比较器,输入信号为两个要比较得一位二进制数,用A、B表示,输出信号为比较结果:Y(AB)、Y(A=B)和Y(AB),则Y(A>B)得逻辑表达式为。
8、能完成两个一位二进制数相加,并考虑到低位进位得器件称为全加器。
9、多位加法器采用超前进位得目得就就是简化电路结构×。(√,×)
10、组合逻辑电路中得冒险就就是由于引起得。
A、电路未达到最简B、电路有多个输出
C、电路中得时延D、逻辑门类型不同
11、用取样法消除两级与非门电路中可能出现得冒险,以下说法哪一种就就是正确并优先考虑得?
A、在输出级加正取样脉冲B、在输入级加正取样脉冲
C、在输出级加负取样脉冲D、在输入级加负取样脉冲
12、当二输入与非门输入为变化时,输出可能有竞争冒险。
A、01→10B、00→10C、10→11D、11→01
13、译码器74HC138得使能端取值为时,处于允许译码状态。
A、011B、100C、101D、010
14、数据分配器和有着相同得基本电路结构形式。
A、加法器B、编码器C、数据选择器D、译码器
15、在二进制译码器中,若输入有4位代码,则输出有个信号。
A、2B、4C、8D、16
16、比较两位二进制数A=A1A0和B=B1B0,当A>B时输出F=1,则F表达式就就是
。
A、B、
C、D、
17、集成4位数值比较器74LS85级联输入IAB、IA=B、IA>B分别接001,当输入二个相等得4位数据时,输出FA<B、FA=B、FA>B分别为。
A、010B、001C、100D、011
18、实现两个四位二进制数相乘得组合电路,应有个输出函数。
A、8B、9C、10D、11
19、设计一个四位二进制码得奇偶位发生器(假定采用偶检验码),需要个异或门。
A、2B、3C、4D、5
20、在图T3、20中,能实现函数得电路为。
(a)(b)(c)
图T3、20
A、电路(a)B、电路(b)C、电路(c)D、都不就就是
习题
1、分析图P3、1所示组合逻辑电路得功能,要求写出与-或逻辑表达式,列出其真值表,并说明电路得逻辑功能。
图P3、1
解:CO=AB+BC+AC
真值表
A
B
C
S
CO
A
B
C
S
CO
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
1
0
0
1
0
1
1
0
1
1
1
1
1
1
电路功能:一位全加器,A、B为两个加数,C为来自低位得进位(似乎错了),S就就是相加得和,CO就就是进位。
2、已知逻辑电路如图P3、2所示,试分析其逻辑功能。
图P3、2
解:(1)逻辑表达式
,,,
(2)真值表
A
B
C
F
A
B
C
F
0
0
0
0
1
0
0
1
0
0
1
1
1
0
1
1
0
1
0
1
1
1
0
1
0
1
1
1
1
1
1
0
(3)功能
从真值表看出,ABC=000或ABC=111时,F=0,而A、B、C取值不完全相同时,F=1。故这种电路称为“不一致”电路。
3、试用与非门设计一组合逻辑电路,其输入为3位二进制数,当输入中有奇数个1时输出为1,否则输出为0。
解:(1)真值表