基本信息
文件名称:云南农业大学《数字电子技术》2023 年期末试卷 .pdf
文件大小:876.72 KB
总页数:3 页
更新时间:2025-06-30
总字数:约1.9千字
文档摘要

云南农业大学《数字电子技术》2023年期末试卷

一、单项选择题(每题2分,共20题,共40分

1.十进制数10转换为二进制数是(

A.1010B.1100C.1001D.1110

2.下列逻辑门中,能实现“有0出1,全1出0〃功能的是(

A.与门B.或门C.非门D.与非门

3.对于一个3位二进制加法计数器,其最大计数值为(

A.3B.7C.8D.15

4.以下哪种编码是有权码(

A.8421BCD码B.余3码C.格雷码D,奇偶校验码

5.逻辑函数Y=A+AB化简后的结果为(

A.AB.BC.A+BD.AB

6.若要实现两个一位二进制数相加,并产生进位的功能,应选用(

A,半加器B.全加器C.编码器D,译码器

7.一个触发器可以存储(位二进制信息。

A.1B.2C.3D.4

8.下列电路中,属于组合逻辑电路的是(

A,计数器B,寄存器C,译码器D,移位寄存器

9.用555定时器构成的多谐振荡器,其输出信号的频率取决于(

A,电源电压B,外接电阻和电容C.555定时器的型号D.触发信号

10.已知逻辑函数F(ABC)=Zm(0,124),则其反函数F为(

A.(357)B,加(0,124)C.驰(1,357)D,驰(024,6)

11.下列关于CMOS电路的说法,错误的是(

A,静态功耗低B.抗干扰能力强C.工作速度比TTL电路快D,输入电阻高

12.要将一个8位二进制数的最高位取反,其余位不变,可采用的逻辑运算为(

A.与运算B.或运算C.异或运算D,同或运算

13.74LS138是3线8线译码器,当输入A2A!Ao=1010t,输出Y7Y0中为0的是

A.Y5B.Y3C.Y1D.丫6

14.用D触发器构成的4位环形计数器,其有效状态有(个。

A.4B.8C.16D.2

15.以下哪种电路可以将串行数据转换为并行数据(

A,数据选择器B,数据分配器C.移位寄存器D.计数器

16.逻辑表达式A十B十A的结果为(

A.AB.BC.1D.0

17.一个4输入与非门,其输入信号为A、B、C、D,当输入为(时,输出为0。

A.0000B.0001C.0011D.1111

18.若要设计一个能对10个事件进行编码的编码器,至少需要(位二进制代码。

A.3B.4C.5D.10

19.下列关于时序逻辑电路的说法,正确的是(

A,时序逻辑电路的输出仅取决于当前输入B,时序逻辑电路具有记忆功能C,计数器

不是时序逻辑电路D,时序逻辑电路不能用触发器构成

20.用JK触发器构成的T触发器,当T=1时,触发器的状态(

A,保持不变B,翻转C.置0D.置1

二、判断题(每题2分,共10题,共20分。正确的打“寸,错误的打吸〃

1.二进制数1101转换为十进制数是13o()

2.或非门是或门和非门的组合,其逻辑功能是“有1出0,全0出T。(

3.组合逻辑电路的输出只与当前输入有关,与电路原来的状态无关。(

4.8421BCD码中,每一位的权值都是固定的。(

5.用多个D触发器可以构成移位寄存器。(

6.逻辑函数的化简结果一定是唯一的。(

7.555定时器只能构成单稳态触发器,不能构成多谐振荡器。(

8计.数器的模值等于其有效状态的个数。(

9译.码器可以将二进制代码转换为特定的输出信号,用于驱动显示器件等。(

10在.数字电路牝高电平用T表示,低电平用“0〃表示,T和“0代表的是具

体的电压值。(

三、简答题(每题10分,共2题,共20分

1.简述组合逻辑电路和时序逻辑电路的区别。

2.分析由与非门构成的基本RS触发器的工作原理,画出其逻辑图和真值表。

四、设计题(共20分

设计一个能实现如下功能的数字电路:用三个开关A、B、C控制一盏灯L,当三个

开关中多数(两个或三个闭合时,灯L亮,否则灯L灭。要求:

(1列出真值表;

(2)写出逻辑表达式并化简;

(3)画出用与非门实现该逻辑功能的逻辑电路图。