基本信息
文件名称:组合逻辑电路的特点分析设计方法.ppt
文件大小:846.5 KB
总页数:100 页
更新时间:2025-07-03
总字数:约2.83千字
文档摘要

第六章组合逻辑电路

;

学习要点:

*组合电路的分析方法和设计方法

*利用数据选择器和可编程逻辑器件进行逻辑设计的方法

*加法器、编码器、译码器等中规模集成电路的逻辑功能和使用方法

;

;6.2组合逻辑电路的分析方法和设计方法;

6.2组合逻辑电路的分析方法和设计方法;1;3;二、分析举例;1、写出输出逻辑函数表达式;3、逻辑功能分析;例6.2.2分析如图电路的逻辑功能;1、逻辑表达式;3、真值表;4、电路的逻辑功能;6.2.2组合逻辑电路的设计方法;二、设计举例;;3;6.3编码器;6.3编码器;6.3.1二进制编码器;真值表;逻辑表达式;6.3.2二—十进制编码器;真值表;逻辑表达式;逻辑图;6.3.3优先编码器;集成10线-4线优先编码器;真值表;Y3、Y2、Y1、Y0为数码输出端,输出为8421BCD码(假设Y3、Y2、Y1、Y0,输出为8421BCD码的反码〕,I1~I9为编码信号输入端,输入高电平有效〔假设为I1~I9输入低电平有效〕。

思考题

1、什么叫编码?什么叫编码器?它的主要功能是什么?

2、一般编码器输入的编码信号为什么是互相排斥的?

3、什么叫优先编码器?;6.4译码器;6.4译码器;逻辑表达式;功能表;分析;;用两片74LS138组成的4线—16线译码器;6.4.2二-十进制译码器;74LS42二--十进制译码器功能表;逻辑表达式;逻辑图;6.4.3数码显示译码器;二、七段显示译码器;0

0

0

0

0

0

0

;分析:

〔1〕消隐功能。当BI=0时,输出Ya~Yg

都为低电平0,各字段都熄灭.

(2)数码显示.当BI=1时,译码器工作.;6.4.4用译码器实现组合逻辑函数;

假设将输入变量A、B、C分别代替A2、A1、A0,那么可

到函数;逻辑图;例6.4.2三台电动机的工作情况用红、黄两个指示灯

进行监视。当一台电动机的故障时,黄灯亮;当两台电动机的故障时,红灯亮;当三台电动机出故障时,红灯和黄灯都亮。试用译码器和门电路设计控制电路;输出逻辑函数式;画连接图;6.5数据选择器和分配器;6.5数据选择器和分配器;6.5.1数据选择器;;四选一功能表;四选一选择器的逻辑图和功能表,其中,A1、A0为控制数据准确传送的地址输入信号,D0~D3供选择的电路并行输入信号,为选通端或使能端,低电平有效。当ST=1时,选择器不工作,禁止数据输入。ST=0时,选择器正常工作允许数据选通。由图3.20可写出四选一数据选择器输出逻辑表达式

;二、8选1数据选择器;表6.5.374LS151的功能表;图6.5.374LS151数据选择器

〔a〕逻辑功能示意图;(b)管脚图;三、用数据选择器实现组合逻辑函数;八选一数据选择器的输出逻辑函数表达式为;例6.5.1的逻辑图;例6.5.2用双4选1数据选择器CC14539和非门构成一位全加器。;输入;(3)写出数据选择器的输出逻辑函数;〔5〕画连接图。;6.5.2数据分配器;由74LS138构成的1路-8路数据分配器;6.6加法器和数值比较器;6.6加法器和数值比较器;AiBi;图6.6.1半加器及其逻辑符号

(a)逻辑图;(b)逻辑符号

;二、全加器;表6.6.2全加器的真值表

;由真值表写出逻辑表达式;图6.6.3全加器

〔a〕逻辑图;〔b〕逻辑符号

;三、多位加法器

多位数相加时,要考虑进位,进位的方式有串行进位和超前进位两种。可以采用全加器并行相加串行进位的方式来完成,图6.6.4是一个四位串行进位加法器。;6.6.2数值比较器;表6.6.3一位数字比较器的真值表;图6.6.5一位数据比较器;二、4位数字比较器

1.集成数字比较器CC14585

集成数字比较器CC14585是四位数字比较器,其管脚排列图如图6.6.6所示。;A、B为数据输入端;它有三个级联输入端:IA<B、IA>B、IA=B,表示低四位比较的结果输入;它有三个级联输出端:YA<B、YA>B、YA=B,表示末级比较结果的输出。其功能表如表6.6.4所示。从表中可以看出,假设比较两个四位二进制数A〔A3A2A1A0〕和B〔B3B2B1B0〕的大