基本信息
文件名称:2025《逐次逼近型模数转换器的系统介绍概述》2000字.docx
文件大小:264.38 KB
总页数:4 页
更新时间:2025-11-02
总字数:约2.38千字
文档摘要

PAGE

PAGE4

逐次逼近型模数转换器的系统介绍概述

一个N位SARADC主要由采样保持电路、N位DAC、COMP以及SARLOGIC(数据寄存器和移位寄存器)组成。其工作过程为:首先经采样保持电路,对系统模拟输入信号VIN执行采样保持操作。与此同时,对移位寄存器进行初始化操作,即使N位数据寄存器的最高位置1,其余位均置0即置位至中间码(100...0),数据寄存器将此一串二进制数字码传送到DAC作为控制信号,使得VDAC为VREF的一半,然后将VDAC传送至比较器,比较器将其与采样信号VIN进行比较,输出不同的逻辑电平。由于比较器的输出接至数据寄存器的数据位,初始化