基本信息
文件名称:基于Cadence Virtuoso 设计平台的单片射频收发集成电路的设计过程.pdf
文件大小:147.09 KB
总页数:3 页
更新时间:2025-11-04
总字数:约4.08千字
文档摘要
基基于于CadenceVirtuoso设设计计平平台台的的单单片片射射频频收收发发集集成成电电路路的的
设设计计过过程程
在当前通信市场的带动下,通信技飞速向前发展,手持无线通信终端成为其中的热门应用之一。因此,单片
集成的射频收发系统正受到越来越广泛的关注。典型的射频收发系统包括低噪声放大器(LNA)、混频器(Mixer)、
滤波器、可变增益放大器,以及提供本振所需的频率综合器等单元模块,如图1所示。对于工作在射频环境的电
路系统,如2.4G或5G的WLAN应用,系统中要包含射频前端的小信号噪声敏感电路、对基带低频大信号有高
线性度要求的模块、发射端