基本信息
文件名称:CMOS数字集成电路原理与分析(第八章)时序逻辑电路.pptx
文件大小:6.9 MB
总页数:45 页
更新时间:2026-01-21
总字数:约3.87千字
文档摘要

CMOS数字集成电路原理与分析

第八章;

第七章内容概述;

电压信号的存储机理

要点内容电平敏感锁存器

要点内容边沿敏感触发器

要点内容带复位信号的D触发器

要点内容D触发器的应用

集成电路中的时钟;

输出直接与输入的某种逻辑组合相关

基本逻辑电路的组合可以实现任意复杂的逻辑和算数运算

如何实现可以根据应用需求有序工作的电路系统?

控制的概念;

8.1电压信号的存储机理;

导通期间传输的信息通过电容电荷保持机制被保留,形成动态存储单元。与静态存储依赖正反

馈保持状态不同,动态存储的电荷会因结漏电流(约pA级)逐渐流失,导致存储电压随时间衰减(典型保持时间在ms量级),因此需