基本信息
文件名称:2026《忆阻器组合逻辑电路设计案例》4600字.docx
文件大小:1.07 MB
总页数:12 页
更新时间:2026-02-04
总字数:约4.48千字
文档摘要
忆阻器组合逻辑电路设计案例
随着数字化发展,实践中遇到的逻辑问题层出不穷,单个的逻辑电路已经无法满足人们,因此组合电路的提出能够进一步拓宽数字系统。在不同的逻辑运算中,其发展除了如编码器、译码器、乘法器、比较器等。而在数字电路中,常规的忆阻器比例逻辑,由于与、或逻辑后一般需外接一个反相器,通常至少要2个忆阻器,2个CMOS晶体管才得以实现。若采用新型比例逻辑,即采用一个忆阻器与一个NMOS晶体管的组合,首先在器件的使用上能够节省元件使用数量即可减少随元件数量增多导致的分压或是功耗大的问题,大大增加了集成度。此外,新型比例逻辑的信号输出并非是通过分压来得到输出信号,而是借助了NMOS晶体管的开