基本信息
文件名称:Hi3516DV500 硬件设计用户指南(82页)-原创力文档.docx
文件大小:2.15 MB
总页数:162 页
更新时间:2025-02-25
总字数:约6.09万字
文档摘要

Hi3516DV500硬件设计用户指南

文档版本00B05

发布日期2023-06-30

版权所有◎上海海思技术有限公司2023。保留一切权利。

非经本公司书面许可,任何单位和个人不得擅自摘抄、复制本文档内容的部分或全部,并不得以任何形式传播。

商标声明

HI5ILICON、海思和其他海思商标均为海思技术有限公司的商标。

本文档提及的其他所有商标或注册商标,由各自的所有人拥有。

注意

您购买的产品、服务或特性等应受海思公司商业合同和条款的约束,本文档中描述的全部或部分产品、服务或特性可能不在您的购买或使用范围之内。除非合同另有约定,海思公司对本文档内容不做任何明示或默示的声明或保证。

由于产品版本升级或其他原因,本文档内容会不定期进行更新。除非另有约定,本文档仅作为使用指导,本文档中的所有陈述、信息和建议不构成任何明示或暗示的担保。

上海海思技术有限公司

地址:上海市青浦区虹桥港路2号101室邮编:201721

网址:/cn/

客户服务邮箱:support@

Hi3516DV500硬件设计用户指南前言

前言

概述

本文档主要介绍Hi3516DV500解决方案的硬件原理图设计、PCB设计、单板热设计建议等。本文档提供Hi3516DV500解决方案的硬件设计方法。

产品版本

与本文档相对应的产品版本如下。

产品名称

产品版本

Hi3516D

V500

读者对象

本文档(本指南)主要适用于以下工程师:

●技术支持工程师

●单板硬件开发工程师

符号约定

在本文中可能出现下列标志,它们所代表的含义如下。

符号

说明

!危险

表示如不避免则将会导致死亡或严重伤害的具有高等级风险的危害。

!告

表示如不避免则可能导致死亡或严重伤害的具有中等级风险的危害。

表示如不避免则可能导致轻微或中度伤害的具有低等级风险的危害。

文档版本00B05(2023-06-30)版权所有O上海海思技术有限公司

Hi3516DV500硬件设计用户指南前言

符号

说明

须知

用于传递设备或环境安全警示信息。如不避免则可能会导致设备损坏、数据丢失、设备性能降低或其它不可预知的结果。

“须知”不涉及人身伤害。

说明

对正文中重点信息的补充说明。

“说明”不是安全警示信息,不涉及人身、设备及环境伤害信息。

修改记录

文档版本

发布日期

修改说明

00B05

2023-06-30

第5次临时版本发布

1.1.2、.2、1.2.8和4.1小节涉及修改

00B04

2023-05-10

第4次临时版本发布

1.1.1、1.1.4、1.2.4、1.2.3、1.2.5、

、、1.3.3~、1.4.2、

1.4.4、、.2、小节涉及修改

.1小节须知更新。

1.2.8小节“电压及噪声要求”表更新新增和小节

2.3、2.10、、、4.1小节涉及修改

00B03

2023-03-10

第3次临时版本发布

1.1.2小节注意涉及更新

1.2.1小节下电时序图更新

1.1.7和1.2.3小节涉及更新

新增.2小节“LINEIN差分输入电路设计”

1.3.1小节注意涉及更新

和1.3.3小节涉及更新

新增1.4.6小节“在DVDD33/DVDD18上电过程中出现毛刺的IO说明”

00B02

2022-12-28

第2次临时版本发布

1.1.5小节涉及更新

1.2.3小节,须知更新

00B01

2022-12-09

第1次临时版本发布

三:

三:

文档版本00B05(2023-06-30)版权所有O上海海思技术有限公司

Hi3516DV500硬件设计用户指南

目录

目录

i

1原理图设计 1

1.1小系统外部电路要求 1

1.1.1Clocking电路 1

1.1.2复位电路 2

1.1.3JTAG接口 3

1.1.4电源管理(PMC)电路设计 5

接口介绍 5

电路设计 5

待机场景下RTCPMC的电源方案 6

1.1.5Hi3516DV500硬件初始化系统配置电路 7

1.1.6DDR电路设计 9

接口介绍 9

DDR拓扑结构 9

匹配方式设计建议 10

.1DQ、DQS双向信号 10

.2差分时